Skip to content

Latest commit

 

History

History
11 lines (6 loc) · 1.48 KB

ReadmeRus.md

File metadata and controls

11 lines (6 loc) · 1.48 KB

breaks Layer2

Время идёт, домашние методы реверс-инжиниринга микросхем совершенствуются.

Сейчас мы имеем инструмент (Deroute), который умеет выгружать восстановленную схему сразу в netlist (Verilog). Таким образом нужно наметить на микросхеме одинаковые блоки, оформить их как модули, соединить проводами и на выходе получим сразу готовый HDL.

Следующий важный этап в изучении микросхем заключается в том, что НЕ нужно понимать как оно работает внутри. Основная задача - получить netlist и убедиться что на сигнальном уровне схема работает как положено.

Данный репозиторий является как-бы отдельным слоем, базирующимся на основном проекте breaks. Берём транзисторные схемы 6502/APU/PPU, определяем базовые элементы и получаем netlist.

Работы вдохновлены успехами @nukeykt, который широко использует данные подходы для изучения микросхем.